591ic网址www.591ic.cn只做原装现货,欢迎购买咨询,想试用的会员可以去平台注册账户,注册好后可以随时联系!

您当前位置: > 首页 > 新品推荐 > 运用FinFET技术Cadence已投入试产14nm测试芯片

运用FinFET技术Cadence已投入试产14nm测试芯片

 近日,Cadence宣布,运用IBMFinFET制程技术所设计的ARMCortex-M0处理器14nm测试晶片已投入试产。成功投产14nmSOIFinFET技术归功于三家厂商携手建立的生态体系,在以FinFET为基础的14nm设计流程中,克服从设计到制造的各种新挑战。

    14nm生态系统与晶片是ARM、Cadence与IBM合作在14nm以上的先进制程开发系统晶片(SoCs)之多年期协议的重大里程碑。运用FinFET技术的14nm设计SoC实现了大幅减少耗电的承诺。    

    “这个晶片代表着先进制程技术的重大里程碑,这是三家公司的专家们通力协作的成果。”Cadence益华电脑晶片实现事业群资深副总裁徐季平表示:“FinFET设计为设计社群提供了重大的优势,但也需要先进晶圆厂、IP与EDA技术的支持,以克服可观的挑战。Cadence、IBM与ARM通力合作克服了这些挑战,也为各种生产设计而发展出能够支援14nmFinFET开发的生态系统。”    

    这个晶片之所以开发,是为了要验证14nm设计专属基础IP的建构基块。除了ARM处理器、SRAM记忆体区块之外,还包含了其他区块,为以FinFET为基础的ARMArtisan实体IP的基础IP开发工作提供不可或缺的特性资料。    

    每当SoC往更小的面积进行设计时,就会带来新的挑战,这些挑战需要SoC设计产业链中的领导厂商通力合作,一起来解决。”ARM副总裁暨实体IP事业部总经理DipeshPatel表示:“在14nm的设计上,多数的挑战来自于FinFET技术,而我们与Cadence和IBM的合作就是专注于实现14nmFinFET技术在设计与经济成本上的可行性,克服这些挑战。」    

    ARM设计工程师们运用建立在IBM的绝缘层上覆矽(silicon-on-insulator,SOI)技术之上的14nmFinFET技术的ARMCortex-M0处理器,提供最佳的效能/功耗组合。采用周延的14nm双重曝光与FinFET支援方法,搭配使用Cadence技术的工程人员来设计FinFET3D电晶体晶片。    

    “这次14nm测试晶片试产是我们在SOI上运用内建的电介质隔离功能,而在FinFET取得的重大进展。”IBM半导体研发中心副总裁GaryPatton表示:“事实上,Cadence与ARM在设计解决方案上协同作业,将这个以IBM的FinFET技术为基础的测试晶片投入试产。我们仍将继续合作,在14nm以上兑现全空乏型(fullydepleted)SOIFinFET装置的卓越功耗、效能与变异性控制的承诺。”    

    为了成功,工程师们必须要有14nm与FinFET规则台(ruledecks)以及更佳的时序分析的支援。这个晶片是运用CadenceEncounterDigitalImplementation(EDI)系统而设计实现的,具备运用CadenceVirtuoso工具而设计的ARM8-track14nmFinFET标准单元库。